两种可提高LED光效的芯片发光层结构设计
LDE的芯片结构设计是一项非常复杂的系统工程,其内容涉及以提高注入效率和光效为目的电致发光结构设计、以提高学出光效率为目的的光引出结构设计和与光效密相关的电极设计等。
随着MOCVD外延生长技术和多量子阱结构的发展,人们在精确控制外延、掺杂浓度和减少位错等方面都取得了突破,处延片的内量子效率已有很大提高。像波长为625nm的A1InGap基LED,内量子效率已接近极限,可达100%.A1InGap基LED的内量子效率虽远比A1InGap基LED的低,但也达40%~50%。
大家知道,LED的外量子效率取决于外延材料的内量子效率和芯片的出光效率,提高LED发光效率的关健是提高芯片的外量子效率,这在很大程度上决于芯片的出光效率。为此HBLED和超HBLED要求设计新型芯片结构来提高器件的出光效率,进而提高发光效率。下面对提高LED发光效率的技术途径和发展状况作简要介绍。
优化芯片发光层能带结构
设计不同的发光层结构,可以提高LED的光效。目前人们所采用的发光层结构主要有以下两种:
一是双异质结(DH)
异质结LED相对于同质结LED来说,其P区和N区有带隙不同的半导体组分。在异质结中,宽带隙材料叫势垒层,窄带隙材料叫势阱层。只有一个势垒层和势阱层的结为单异质结(SH),有两个势垒层和一个活性层(即载流子复合发光层)的结叫双异质结。双异质结的两个势垒层对注入的载流子起到限域作用,即通过第一个异质结果面扩散进入活性层的载流子,会被第二个异质结界面阴挡在活性层中,致使目前HBLED能带结构通常都采用双异质结。
二是量子阱结构
活性层的变薄能够有效地提高辐射复合效率,并且能减少再吸收。但是,当活性层的厚度可以与晶体中电子的德布罗意波相比拟进,载流子会因为量子限域而发生能谱的改变。这种特殊的结构被称为量子阱(QW)。势阱中的载流子能带不再连续,而是取一系列的分立值。活性层既可以是单层,即单量子阱(SQW);也可以为多层,即多量子阱(MQW)结构。采用量子阱结构的活性层可以更薄,造成对载流子的进一步限域,更有利于效率的提高。已经发现,发光波长为565nm的A1InGap双异质结LED,当活性层厚度在0.15~0.75nm的范围内时,光效最高;超出这个范围时,光效则急剧下降,这是由于活性层太薄,容易引起载流子隧道穿透到活性层之外;如果活性层太厚,载流子复合效率会降低。量子阱结构是目前HBLED广为采用的能带结构之一。
(责任编辑:admin)- “扫一扫”关注融合网微信号
免责声明:我方仅为合法的第三方企业注册用户所发布的内容提供存储空间,融合网不对其发布的内容提供任何形式的保证:不保证内容满足您的要求,不保证融合网的服务不会中断。因网络状况、通讯线路、第三方网站或管理部门的要求等任何原因而导致您不能正常使用融合网,融合网不承担任何法律责任。
第三方企业注册用户在融合网发布的内容(包含但不限于融合网目前各产品功能里的内容)仅表明其第三方企业注册用户的立场和观点,并不代表融合网的立场或观点。相关各方及作者发布此信息的目的在于传播、分享更多信息,并不代表本网站的观点和立场,更与本站立场无关。相关各方及作者在我方平台上发表、发布的所有资料、言论等仅代表其作者个人观点,与本网站立场无关,不对您构成任何投资、交易等方面的建议。用户应基于自己的独立判断,自行决定并承担相应风险。
根据相关协议内容,第三方企业注册用户已知悉自身作为内容的发布者,需自行对所发表内容(如,字体、图片、文章内容等)负责,因所发表内容(如,字体、图片、文章内容等)等所引发的一切纠纷均由该内容的发布者(即,第三方企业注册用户)承担全部法律及连带责任。融合网不承担任何法律及连带责任。
第三方企业注册用户在融合网相关栏目上所发布的涉嫌侵犯他人知识产权或其他合法权益的内容(如,字体、图片、文章内容等),经相关版权方、权利方等提供初步证据,融合网有权先行予以删除,并保留移交司法机关查处的权利。参照相应司法机关的查处结果,融合网对于第三方企业用户所发布内容的处置具有最终决定权。
个人或单位如认为第三方企业注册用户在融合网上发布的内容(如,字体、图片、文章内容等)存在侵犯自身合法权益的,应准备好具有法律效应的证明材料,及时与融合网取得联系,以便融合网及时协调第三方企业注册用户并迅速做出相应处理工作。
融合网联系方式:(一)、电话:(010)57722280;(二)、电子邮箱:2029555353@qq.com dwrh@dwrh.net
对免责声明的解释、修改及更新权均属于融合网所有。